ELEKTRONIKA
14.12.2010 20:07Možné otázky do testu
- Aké časti má sekvenčný logický obvod ?
(kombinačný logický obvod a pamäťový modul)
- Aká je základná vlastnosť sekvenčných logických obvodov ?
(ich výstupné premenné sú určené nielen kombináciou vstupných premenných v danom okamihu, ale aj minulými hodnotami niektorých premenných)
- Ktorý obvod je základom sekvenčných logických obvodov ?
(klopné obvody)
- Vymenujte minimálne štyri druhy klopných obvodov.
(RS Asynchrónny, RS Synchrónny, JK, D, T)
- Akým spôsobom môžeme vyjadriť správanie pamäťového člena ?
(pamätá si hodnotu predchádzajúceho stavu)
- Čo znamená zakázaný stav pri RS klopnom obvode.
(resetovanie a nastavovanie zároveň, nie je definované v akom stave zostane obvod po návrate R a S)
- Nakreslite asynchrónny klopný obvod RS s hradlami NOR.
- Nakreslite asynchrónny klopný obvod RS s hradlami NAND.
- Doplňte pravdivostnú tabuľku pre asynchrónny klopný obvod RS s hradlami NOR.
R | S | Qn+1 |
0 | 0 | Qn |
0 | 1 | 1 |
1 | 0 | 0 |
1 | 0 | X |
- Doplňte pravdivostnú tabuľku pre asynchrónny klopný obvod RS s hradlami NAND.
R | S | Qn+1 |
0 | 0 | Qn |
0 | 1 | 0 |
1 | 0 | 1 |
1 | 1 | X |
- Ako sa líši synchrónny klopný obvod od asynchrónneho?
(2 členmi NAND, KO-RS Synchrónny možno meniť len za behu hodinového signálu)
- Akým spôsobom je odstránený zakázaný stav u klopného obvodu typu D?
(prepojením oboch vstupov typu RS invertorom)
- Nakreslite časový diagram klopného obvodu typu RS tvoreného obvodmi NOR.
- Nakreslite schematickú značku obvodu RS, RST, D, JK, T.
(RS:
RST:
D:
JK:
T: )
- Nakreslite synchrónny klopný obvod RS s hradlami NAND.
- Doplňte pravdivostnú tabuľku pre synchrónny klopný obvod RS s hradlami NAND.
R | S | Qn+1 |
0 | 1 | Qn |
0 | 1 | 1 |
1 | 0 | 0 |
1 | 1 | X |
- Akú veľkú pamäť má klopný obvod typu D ?
(1bit)
- Nakreslite a popíšte klopný obvod typu D s hradlami NAND.
- odstraňuje zakázaný stav prepojením vstupov typu RS invertorom
- je riadený iba signálom hodín
- KO preklápa iba behom hodinového vstupu
- invertor zaisťuje, že vstupy do pôvodného KO RS môžu byť iba rozdelené (ak je R=1, potom S=0) - touto úpravou má obvod iba 1 vstup
- výstup klopného obvodu typu D kopíruje vstup a uchováva poslednú hodnotu výstupu až do ďalšej zmeny vstupu
- obvod má pamäť o veľkosti 1bit a využíva sa v pamäťových registroch
- Nakreslite a popíšte klopný obvod typu JK s hradlami NAND
- je zdokonalený synchrónny obvod RS, ktorý nemá zakázaný stav vstupných premenných
- pridaním súčinových členov AND do vstupov S a R a zavedením spätnej väžby z výstupu klopného obvodu z týchto členov AND
- Doplňte pravdivostnú tabuľku pre klopný obvod JK s hradlami NAND.
T | Qn | Qn+1 |
0 | 0 | 0 |
0 | 1 | 1 |
1 | 0 | 1 |
1 | 1 | 0 |
- Ako je odstránený zakázaný stav u klopného obvodu typu JK?
(pridaním súčinových členov AND do vstupov S a R a zavedením spätnej väzby z výstupu klopného obvodu z týchto členov AND)
- Ako vznikne klopný obvod typu T?
(prepojením oboch vstupov J a K)
- Popíšte zapojenie a funkciu asynchrónneho bistabilného klopného obvodu.
- nepreberali sme-
- Aký je rozdiel medzi logickým kombinačným a logickým sekvenčným obvodom?
(pamäťový modul)
- Ako môže byť riadený klopný obvod?
(hodinový signál, S, R, D, J, K alebo T)
- Nakreslite schematickú značku a pravdivostnú tabuľku pre klopný obvod typu T.
T | Qn+1 |
0 | Qn |
1 | (Qn)negované |
- Popíšte funkciu klopného obvodu D.
(- odstraňuje zakázaný stav prepojením vstupov typu RS invertorom
- je riadený iba signálom hodín
- KO preklápa iba behom hodinového vstupu
- invertor zaisťuje, že vstupy do pôvodného KO RS môžu byť iba rozdelené (ak je R=1, potom S=0) - touto úpravou má obvod iba 1 vstup
- výstup klopného obvodu typu D kopíruje vstup a uchováva poslednú hodnotu výstupu až do ďalšej zmeny vstupu
- obvod má pamäť o veľkosti 1bit a využíva sa v pamäťových registroch)
- Vysvetlite prečo neexistuje zakázaný stav u klopného obvodu typu D.
(kvôli invertoru, vid. hore)
- Vysvetlite prečo neexistuje zakázaný stav u klopného obvodu typu JK.
(kvôli 2 súčinových členom AND a spätnej väzbe z výstupu)
———
Späť